操亚华 合肥工业大学 仪器科学与光电工程学院 安徽合肥 230009
【文章摘要】
基于I2C 总线的图像传感器配置在图像采集处理系统中非常常见,而以FPGA 为核心的嵌入式图像处理系统也越来越受重视。本文从视频图像采集中I2C 总线协议的特点入手,着重对图像传感器配置实现方法进行介绍,并用Verilog 硬件描述语言实现整个模块功能,将其嵌入到FPGA 的设计之中。实验仿真结果正确可靠,具有很好的推广性。
【关键词】
FPGA ;CMOS 图像传感器;I
0 引言
基于FPGA 的嵌入式图像检测系统因其快速的处理能力和灵活的编程设计使得它在工业现场的应用非常广泛,通常这些系统都是通过采集图像数据流并对它实时处理得到所需的特征信息。图像数据的获取是整个系统的第一步,作为整个系统的最前端,它决定了原始数据的质量,是整个系统成功的关键。CMOS 图像传感器采用CMOS 工艺,可以将图像采集单元和信号处理单元集成到同一块芯片上,因而在集成度、功耗、成本上具有很大优势,这使得它在嵌入式图像处理领域的运用越来越多。CMOS 图像传感器芯片大都把 I2C 总线的一个子集作为控制接口, 用户可以很方便地对芯片进行编程操作,根据设计要求的不同配置图像传感器内部寄存器数据,以获取期望的图像。本文以Aptina 公司的MT9P031 图像传感器为例,用Verilog 硬件描述语言设计了I2C 总线的接口电路,以FPGA 作为核心控制器实现了对MT9P031 初始化操作,不仅验证了I2C 总线的配置效果,得到了理想的图像数据,还为后续线结构光图像的处理系统奠定了基础。
1 I
1.1 I
I
1.2 MT9P031 配置时序分析
由于检测系统需求的不同,图像传感器可能要工作在不同的模式,因此需要通过外部控制器对其内部寄存器进行读写操作,完成具体的配置。典型的写MT9P031 寄存器时序如图1 所示,起始信号过后,FPGA 先写入设备(即MT9P031) 的地址0xBA,然后释放SDATA 数据总线, 随后MT9P031 返回一个应答信号ACK, FPGA 获取应答信号后,经过一个时钟周期再传送待配置的寄存器地址0x09,在获取应答信号后再传送16 位的寄存器数据, 由于每次只能发送8 位数据,所以这16 位的寄存器数据要分两次才能发送完毕, 先发送的是高八位数据,后发送的为低八位数据,每发送完一个字节的数据,FPGA 均会获取一位的应答信号,然后结束一个传送周期,完成一个寄存器的配置,即ID-Address + SUB-Address + W-Data 总共32 位的数据。重复上述过程可以对不同的寄存器进行不同的参数配置。
2 FPGA 模块设计
为了实现对图像传感器的正确配置,必须严格按照MT9P031 的配置时序完成设计,本设计中I2C 总线配置模块主要由三个小模块构成,它们分别是I2C_Clock_ Generator、I2C_Controller 和Register_ Value,各模块之间的连接如图2 所示。
图2 I2C 总线配置模块结构框图
I
图1 写MT9P031 时序图
图3 读取寄存器0x00 的波形仿真
图4 向寄存器0x01 写入数据0x01EA 的波形仿真054
智能应用
Intelligence Application
电子制作
速模式400Kb/s、高速模式3.4Mb/s,为了保证配置的准确性和成功率,设计中采用了100Kb/ 的速度模式,即SCLK 的频率为100KHz,因为FPGA 外部输入的时钟为50MHz,所以需要对其分频获得。同时该模块还负责产生数据传输有效信号,保证SDAT 的改变发生在SCLK 的低电平时段。
Register_Value 其实一个查找表,负责保存MT9P031 内部需要配置的寄存器地址和数据,查找表内数据的位数都是24bit,单独作为一个模块的目的是为了方便用户改变配置数据,决定图像传感器的不同工作状态。
I
3 I
为了验证MT9P031 配置过程中I2C 时序的正确性,本设计在Modelsim Se 10.1c 版软件平台中对整个模块进行了功能仿真,在Test bench 中模拟了50MHz 控制时钟以及复位信号,观察最终输出端的波形情况。图3 是对MT9P031 的寄存器地址0x00 进行读操作的仿真波形图,图4 是对寄存器地址0x01 写入0x01EA 的仿真波形图。
4 总结
基于I2C 总线的图像传感器配置在视频图像采集处理系统中非常普遍,本设计结合了FPGA 的可编程特性,采用模块化的方法设计方法完成了I2C 配置电路的设计,详细介绍了各个模块的设计流程和实现方式,最后对整个设计进行了仿真,验证了设计的正确性。综合调试后占用资源极小,可靠性高,而且利用Verilog 硬件描述语言的设计使得可移植性很强,具有广泛的应用价值。
【参考文献】
[1] 黄全平,周荣政,席占国,张原,洪志良.基于I
[2] 潘利明,王惠平,刘春风.基于FPGA 视频采集中的I
[3]Philips Semiconductors.The I
[4]Aptina Imaging Corporation.MT9P031 1/2.5-Inch 5Mp CMOS Digital Image Sensor.2005.
[5] 夏雨闻.Verilog 数字系统设计教程( 第二版)[M] .北京:北京航空航天大学出版社,2008.